POST Code 25

 Язык

Описание

English

Scan PCI buses. Program AGP aperture size according to CMOS setup. Set SMbus I/O base

Русский

Подключенные к PCI-шине контроллеры нумеруется от 0 до 1Fh, и для каждого из них устанавливаются параметры конфигурации: IRQ и адресное пространство. Для инициализации графического кон­троллера определяется, к какой из шин – PCI или AGP, он под­клю­чен. Задаются апертуры шины AGP с учетом особенностей ар­хи­тек­ту­ры UMA встроенной графики.

Контроллеру SMBus назначается базовый адрес для доступа к ши­не управления, по которой выполняется настройка па­ра­мет­ров CPU Throttling, Power Loss Recovery, Drive Streng­thening и др. Оп­ра­ши­ва­ет­ся ряд функций, связанных с Power Ma­na­ge­ment, и оп­ре­де­ля­ют­ся возможности системной логики, ко­то­рые пред­ла­га­ют­ся пользователю в CMOS Setup для установки DRAM Bus Fre­que­ncy, CAS latency Time, Data Integrity Mode и т.п.

Успешное прохождение POST на данном этапе зависит от ис­прав­ности процессора, памяти, чип­се­та и монтажа пла­ты. Од­но­знач­но оп­ре­де­лить сбойный компонент невозможно, по­то­му что процедуры POST затрагивают большинство ресурсов плат­фор­мы

предыдущийследующий